English
Поиск по сайту
Новости AKTAKOM(487)
Новости Anritsu(108)
Новости Fluke(134)
Новости Keithley(75)
Новости Keysight Technologies(566)
Новости Metrel(15)
Новости National Instruments(265)
Новости NIST(0)
Новости Pendulum(20)
Новости Rigol(71)
Новости Rohde & Schwarz(465)
Новости Tektronix(195)
Новости Texas Instruments(18)
Новости Yokogawa(87)
Новости Росстандарта(131)
АКТАКОМ
Anritsu
FLUKE
Keithley Instruments
Keysight Technologies
METREL
National Instruments
NIST
RIGOL
Rohde & Schwarz
Spectracom
Tektronix
Texas Instruments
Yokogawa
Росстандарт
Авторизация
Логин:
Пароль:
Забыли свой пароль?
Зарегистрироваться
Реклама на сайте

Семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки"

Семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки"

06.02.2016

Семинар "Проектирование аппаратуры на ПЛИС. Современные подходы и средства разработки" состоится 17 февраля в Москве.

Место проведения: Конференц-центр «На Филипповском», Филипповский переулок, 8 стр.1, зал «Moscow» (ст. метро «Арбатская», «Кропоткинская»)
Время проведения: 10.00 - 18.00. Регистрация участников с 09.00

Основные вопросы семинара:

Часть I Архитектура и САПР современных ПЛИС.

Новые семейства и элементы архитектуры, тенденции развития ПЛИС, САПР производителей ПЛИС и третьих фирм.

  • Общие тенденции развития и перспективы ПЛИС
  • Семейства Stratix 10, Arria 10, MAX10 (Altera)
  • Семейства ПЛИС UltraSCALE и UltraSCALE+ (Xilinx)

Методология проектирования. Средства высокоуровневого описания и синтеза

  • Vivado Design Suite (Xilinx)
  • Vivado HLS (Xilinx)
  • Quartus II (Altera)
  • Обзор средств и подходов высокоуровневого проектирования: OpenCL, MATLAB/Simulink
  • Использование IP ядер при проектировании ПЛИС Altera
  • Планировщик ПЛИС FPGA System Planner (FSP)

Часть II Верификация проектов.

Современные подходы и средства верификации.

  • Метрики и техники верификации. Формальные методы, моделирование.
  • Языки верификации
  • Questa Verification Platform (Mentor Graphics)
  • IP Altera для верификации
  • Возможности языка SystemVerilog
  • Обзор методологий UVM и OVM
  • Маршрут верификации UVM. UVM Express, UVM Connect (Mentor Graphics)
  • Пример применения языка System Verilog для описания и тестирования интерфейсов и верификации модулей.

Часть III Системы на кристалле / на ПЛИС (SoC - SoPC).

Программные и аппаратные компоненты систем на ПЛИС. Интерфейсы систем на ПЛИС.

  • Семейства Zynq-7000 и Zynq UltraSCALE + (Xilinx)
  • Применение IP-ядер при проектировании систем на кристалле.

Часть IV Пример применения средств высокоуровневого синтеза

  • Пример применения (Xilinx – Vivado HLS.

Для участия в семинаре необходимо заполнить бланк заявки. Подробную информацию можно посмотреть на сайте Центра Современной Электроники.

www.sovel.org



Возврат к списку

Свежий номер
№ 3 Июнь 2019
КИПиС 2019 № 3
Тема номера:
Метрология
Подписаться на журнал
WEB-приложение для подписчиков журнала